中国人民解放军国防科技大学周宏伟获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉中国人民解放军国防科技大学申请的专利一种使CXL协议支持低速率串行链路的电路及芯片获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN119847972B 。
龙图腾网通过国家知识产权局官网在2025-06-10发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202510324007.7,技术领域涉及:G06F15/163;该发明授权一种使CXL协议支持低速率串行链路的电路及芯片是由周宏伟;孙星语;吕方旭;庞征斌;曾坤;杨乾明;王勇;宋朝阳;周雨萱;常俊胜设计研发完成,并于2025-03-19向国家知识产权局提交的专利申请。
本一种使CXL协议支持低速率串行链路的电路及芯片在说明书摘要公布了:本发明公开了一种使CXL协议支持低速率串行链路的电路及芯片,本发明的电路包括包含“发送SDS”状态的链路管理状态机、4字节时钟偏差补偿符SKP_4B产生电路与解析电路、支持数据流起始符SDS的编码器与解码器、128b130b编码器与解码器、数据流起始检测电路、40:1并串转换电路、32:1并串转换电路、复用器、1:40串并转换电路、1:32串并转换电路和解复用器,所述复用器的输出端通过串行链路与解复用器的输入端相连。本发明旨在使得CXL协议可以扩展支持PCIeGen1和Gen2速率,使得FPGA芯片能够使用CXL协议、ASIC芯片能够在低速率下使用CXL协议。
本发明授权一种使CXL协议支持低速率串行链路的电路及芯片在权利要求书中公布了:1.一种使CXL协议支持低速率串行链路的电路,其特征在于,包括发送端和接收端,所述发送端包括包含“发送SDS”状态的链路管理状态机、4字节时钟偏差补偿符SKP_4B产生电路、支持数据流起始符SDS的编码器、128b130b编码器、40:1并串转换电路、32:1并串转换电路和复用器,所述支持数据流起始符SDS的编码器用于对PCIe物理链路在Gen1和Gen2速率下的数据进行8b10b编码、并将4字节时钟偏差补偿符SKP_4B产生电路定时产生的4字节时钟偏差补偿符SKP_4B插入到报文中,接收端包括数据流起始检测电路、4字节时钟偏差补偿符SKP_4B解析电路、支持数据流起始符SDS的解码器、128b130b解码器、1:40串并转换电路、1:32串并转换电路和解复用器,所述支持数据流起始符SDS的解码器用于对PCIe物理链路在Gen1和Gen2速率下的数据进行10b8b解码,解码后发送给4字节时钟偏差补偿符SKP_4B解析电路解析出报文中的4字节时钟偏差补偿符SKP_4B,所述复用器的输入端分别通过40:1并串转换电路与支持数据流起始符SDS的编码器的输出端相连、通过32:1并串转换电路与128b130b编码器的输出端相连,所述复用器的输出端通过串行通信链路与解复用器的输入端相连,所述解复用器的输出端分别通过1:32串并转换电路与128b130b解码器的输入端相连、通过1:40串并转换电路与支持数据流起始符SDS的解码器的输入端相连,所述数据流起始检测电路用于同时为Gen1和Gen2速率、Gen3及以上速率产生数据流起始标记,利用表示Gen1和Gen2速率的Gen1Gen2信号作为解码使能信号来实现对支持数据流起始符SDS的解码器、128b130b解码器两者的择一使能;所述支持数据流起始符SDS的编码器采用增加了SDS控制字符的8b10b编码规则对PCIe物理链路在Gen1和Gen2速率下的数据进行8b10b编码,所述SDS控制字符为增加在CXL协议的8b10b编码表中保留的码组标识K28.4;所述支持数据流起始符SDS的解码器采用增加了SDS控制字符的10b8b解码规则对PCIe物理链路在Gen1和Gen2速率下的数据进行10b8b解码,所述SDS控制字符为增加在CXL协议的10b8b解码表中保留的码组标识K28.4。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人中国人民解放军国防科技大学,其通讯地址为:410073 湖南省长沙市开福区德雅路109号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。