Document
拖动滑块完成拼图
个人中心

预订订单
服务订单
发布专利 发布成果 人才入驻 发布商标 发布需求

在线咨询

联系我们

龙图腾公众号
首页 专利交易 IP管家助手 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索
当前位置 : 首页 > 专利喜报 > 无锡英诺赛思科技有限公司;清华大学无锡应用技术研究院周德金获国家专利权

无锡英诺赛思科技有限公司;清华大学无锡应用技术研究院周德金获国家专利权

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

龙图腾网获悉无锡英诺赛思科技有限公司;清华大学无锡应用技术研究院申请的专利带自启动功能的带隙基准电压产生电路获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN115857600B

龙图腾网通过国家知识产权局官网在2025-06-27发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202211557095.8,技术领域涉及:G05F1/56;该发明授权带自启动功能的带隙基准电压产生电路是由周德金;徐宏;廖忠青;葛荣设计研发完成,并于2022-12-06向国家知识产权局提交的专利申请。

带自启动功能的带隙基准电压产生电路在说明书摘要公布了:本发明公开了一种带自启动功能的带隙基准电压产生电路结构。所提供的带自启动功能的带隙基准电压产生电路,一方面采用二极管代替传统的三极管,减小了芯片版图面积;另外一方面采用了高可靠低延时启动电路,不使用电阻和电容等无源器件,进一步减小芯片面积,提高了带隙基准电压产生电路的可靠性。本发明所提供的技术方案,具有低成本和小面积优势,可以广泛应用于各类高精度模拟和数模混合集成电路系统。

本发明授权带自启动功能的带隙基准电压产生电路在权利要求书中公布了:1.带自启动功能的带隙基准电压产生电路,其特征是,包括第一PMOS管M1、第二PMOS管M2、第三NMOS管M3、第四NMOS管M4、第五NMOS管M5、第六NMOS管M6、第七PMOS管M7、第八NMOS管M8、第九PMOS管M9、第十PMOS管M10、第十一NMOS管M11、第十二PMOS管M12、第十三PMOS管M13、第十四PMOS管M14、第十五PMOS管M15、第十六NMOS管M16、第十七PMOS管M17、第十八NMOS管M18、第十九PMOS管M19、第二十NMOS管M20、第二十一PMOS管M21、第二十二NMOS管M22、第二十三PMOS管M23、第二十四PMOS管M24、第二十五PMOS管M25、第二十六NMOS管M26、第二十七NMOS管M27、第二十八PMOS管M28、第二十九NMOS管M29、第三十NMOS管M30、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第一二极管D1、第二二极管D2和N个共源共栅电流源组成的电流源阵列; 其中,所述第一PMOS管M1的栅极连接第一PMOS管M1的漏极、第二PMOS管M2的源极; 第一PMOS管M1的源极连接第七PMOS管M7的源极、第九PMOS管M9的源极、第十二PMOS管M12的源极、第十七PMOS管M17的源极、第十九PMOS管M19的源极、第二十一PMOS管M21的源极、第二十三PMOS管M23的源极、第二十五PMOS管M25的源极、第二十八PMOS管M28的源极、第三十一PMOS管M31的源极、第N个PMOS管M3N的源极,同时连接到芯片电源电压VDD; 第二PMOS管M2的栅极连接第二PMOS管M2的漏极和第九PMOS管M9的栅极、第三NMOS管M3的漏极、第二十三PMOS管M23的栅极、第二十八PMOS管M28的漏极、第二十九NMOS管M29的漏极、第三十一PMOS管M31的栅极、第N个PMOS管M3N的栅极; 第三NMOS管M3的栅极连接第四NMOS管M4的栅极、第五NMOS管M5的栅极、第六NMOS管M6的栅极、第十九PMOS管M19的漏极、第二十NMOS管M20的漏极、第二十一PMOS管M21的栅极、第二十二NMOS管M22的栅极; 第三NMOS管M3的源极连接第四NMOS管M4的漏极; 第四NMOS管M4的源极连接第六NMOS管M6的源极、第八NMOS管M8的源极、第十一NMOS管M11的源极、第十二PMOS管M12的栅极、第十三PMOS管M13的栅极、第十四PMOS管M14的栅极、第十五PMOS管M15的栅极、第十六NMOS管M16的源极、第十八NMOS管M18的源极、第二十NMOS管M20的源极、第二十二NMOS管M22的源极、第一二极管D1的负端、第二二极管D2的负端、第八电阻R8的下端,并同时连接到地电压GND; 第五NMOS管M5的漏极连接到第七PMOS管M7的栅极、第七PMOS管M7的漏极、第八NMOS管M8的漏极、第十PMOS管M10的栅极、第二十四PMOS管M24的栅极、第三十二PMOS管M32的栅极、第(N+1)PMOS管M(3N+1)的栅极; 第五NMOS管M5的源极连接第六NMOS管M6的漏极; 第八NMOS管M8的栅极连接第十PMOS管M10的漏极、第十一NMOS管M11的漏极、第十一NMOS管M11的栅极、第十六NMOS管M16的栅极; 第九PMOS管M9的漏极连接到第十PMOS管M10的源极; 第十二PMOS管M12的漏极连接到第十三PMOS管M13的源极; 第十三PMOS管M13的漏极连接到第十四PMOS管M14的源极; 第十四PMOS管M14的漏极连接到第十五PMOS管M15的源极; 第十五PMOS管M15的漏极连接到第十六NMOS管M16的漏极、第十七PMOS管M17的栅极、第十八NMOS管M18的栅极; 第十七PMOS管M17的漏极连接到第十八NMOS管M18的漏极、第十九PMOS管M19的栅极、第二十NMOS管M20的栅极; 第二十一PMOS管M21的漏极连接到第二十二NMOS管M22的漏极; 第二十三PMOS管M23的漏极连接到第二十四PMOS管M24的源极; 第二十四PMOS管M24的漏极连接到第一电阻R1的左端、第二电阻R2上端、第四电阻R4的上端; 第一电阻R1的右端作为基准电压Vref输出节点; 第二电阻R2的下端连接到第三电阻R3的上端、第二十六NMOS管M26的栅极、第二十九NMOS管M29的栅极; 第三电阻R3的下端连接到第一二极管D1的上端; 第四电阻R4的下端连接到第五电阻R5的上端、第二十七NMOS管M27的栅极; 第五电阻R5的下端连接到第二二极管D2上端、第三十NMOS管M30的栅极; 第二十五PMOS管M25的栅极连接第二十五PMOS管M25的漏极、第二十六NMOS管M26的漏极、第二十八PMOS管M28的栅极; 第二十六NMOS管M26的源极连接第二十七NMOS管M27的漏极; 第二十七NMOS管M27的源极连接第六电阻R6的上端; 第六电阻R6的下端连接第七电阻R7的下端、第八电阻R8的上端; 第二十九NMOS管M29的源极连接第三十NMOS管M30的漏极; 第三十NMOS管M30的源极连接第七电阻R7的上端; 所述电流源阵列,由N个相同的共源共栅电流源1~共源共栅电流源N构成;所述共源共栅电流源1由第三十一PMOS管M31和第三十二PMOS管M32串联组成,第三十一PMOS管M31的源极连接VDD,第三十一PMOS管M31的漏极连接第三十二PMOS管M32的源极; 其中,N为大于1的正整数。

如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人无锡英诺赛思科技有限公司;清华大学无锡应用技术研究院,其通讯地址为:214100 江苏省无锡市滨湖区建筑西路777号A3幢1层101;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。