成都态坦测试科技有限公司徐永刚获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉成都态坦测试科技有限公司申请的专利基于FPGA的时序发生器、时序产生方法、终端设备及可读存储介质获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN119720896B 。
龙图腾网通过国家知识产权局官网在2025-07-25发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202510246017.3,技术领域涉及:G06F30/34;该发明授权基于FPGA的时序发生器、时序产生方法、终端设备及可读存储介质是由徐永刚;孙成思;何瀚;王灿;陈清凤设计研发完成,并于2025-03-04向国家知识产权局提交的专利申请。
本基于FPGA的时序发生器、时序产生方法、终端设备及可读存储介质在说明书摘要公布了:本申请涉及半导体领域,公开一种基于FPGA的时序发生器、时序产生方法、终端设备及可读存储介质,包括:时钟源,用于提供工作频率;测试周期缓存器,用于依次缓存各个测试周期数据;时序数据缓存器,用于依次缓存各个时序数据;测试周期计数器,用于在每次进入一个测试周期时,开始计数;时序边沿发生器,用于根据同一测试周期的测试周期数据的计数和时序数据的整数部分取值,确定时序时钟是否使能,并输出未满整数倍时序时钟的小数部分取值;数据生成器,用于在所述时序时钟使能时,将接收到的一位模式数据生成预设位宽的并行数据;转换器,用于利用工作频率的预设倍频时钟将并行数据转换为串行数据后输出。该方案可提高基于时序发生器的时间分辨率。
本发明授权基于FPGA的时序发生器、时序产生方法、终端设备及可读存储介质在权利要求书中公布了:1.一种基于FPGA的时序发生器,其特征在于,包括: 时钟源,用于提供FPGA中其他各个单元所需的工作频率; 测试周期缓存器,用于依次缓存各个测试周期数据,并输出基于所述工作频率计算到的每个所述测试周期数据的第一整数部分取值和第一小数部分取值; 时序数据缓存器,用于依次缓存各个时序数据,并输出基于所述工作频率计算到的每个所述时序数据的第二整数部分取值和第二小数部分取值; 测试周期计数器,用于在每次进入一个测试周期时,开始计数,并在所述测试周期缓存器的读使能信号有效时,将当前测试周期数据与上一个测试周期数据各自的所述第一小数部分取值的差值作减法运算并输出,其中包括:根据当前测试周期的所述第一小数部分取值与上一测试周期的差值的大小,确定是否从当前测试周期的所述第一整数部分取值中借位作减法运算; 时序边沿发生器,用于根据同一测试周期的所述测试周期数据的所述计数和所述第二整数部分取值,确定时序时钟是否使能,并根据所述差值和所述第二小数部分取值,输出未满整数倍时序时钟的第三小数部分取值; 数据生成器,用于在所述时序时钟使能时,根据所述第三小数部分取值,将接收到的一位模式数据生成预设位宽的并行数据; 转换器,用于利用所述工作频率的预设倍频时钟将所述并行数据转换为串行数据后输出。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人成都态坦测试科技有限公司,其通讯地址为:610000 四川省成都市高新区天全路177号2号楼3单元;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。