中国电子科技集团公司第五十八研究所曹常锐获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉中国电子科技集团公司第五十八研究所申请的专利一种应用于反熔丝型FPGA内嵌PLL_IP的可编程延迟电路获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN115913221B 。
龙图腾网通过国家知识产权局官网在2025-08-08发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202211258955.8,技术领域涉及:H03L7/081;该发明授权一种应用于反熔丝型FPGA内嵌PLL_IP的可编程延迟电路是由曹常锐;王艳芳;蔡永涛;代志双;宋昊;曹杨;曹振吉设计研发完成,并于2022-10-14向国家知识产权局提交的专利申请。
本一种应用于反熔丝型FPGA内嵌PLL_IP的可编程延迟电路在说明书摘要公布了:本发明公开一种应用于反熔丝型FPGA内嵌PLL_IP的可编程延迟电路,属于反熔丝型FPGA逻辑设计领域,包括译码配置电路和两组可编程延迟子模块电路;两组可编程延迟子模块电路的配置信号不同,分别设计在反熔丝型FPGA内嵌PLL_IP的参考时钟输入端和反馈时钟输入端,通过编程所述译码配置电路,能够输出‑15~﹢15倍的tA长度的延迟时间。译码配置电路包括一位使能信号和四位数据输入信号,当反熔丝型FPGA处于测试模式时,其四位数据输入信号来自反熔丝型FPGA的内部寄存器链,可基于JTAG协议配置其输入信号状态;当反熔丝型FPGA用于使用模式时,其编程输入信号来自编程后的反熔丝开关,其状态为一次烧写。本发明可提高反熔丝型FPGA的内嵌PLL_IP工作灵活性和优化反熔丝型FPGA时钟网络。
本发明授权一种应用于反熔丝型FPGA内嵌PLL_IP的可编程延迟电路在权利要求书中公布了:1.一种应用于反熔丝型FPGA内嵌PLL_IP的可编程延迟电路,其特征在于,包括译码配置电路和两组可编程延迟子模块电路;其中, 所述两组可编程延迟子模块电路的电路结构一致,配置信号不同;每组可编程延迟子模块电路分别包括第一级可编程延迟电路和第二级可编程延迟电路,其中: 所述第一级可编程延迟电路用于粗精度调节信号延迟,由一个单位延迟缓冲器A,三个四倍延迟缓冲器B和三个多路选择器组成,即单位延迟缓冲器A的延时长度为tA,四倍延迟缓冲器B的延时长度为4×tA,所述第一级可编程延迟电路能够实现输0、4×tA、8×tA、12×tA四种不同长度的延时; 第二级可编程延迟电路用于细精度调节信号延迟,由四个单位延迟缓冲器A和三个多路选择器组成,即单位延迟缓冲器A的延时长度为tA,所述第二级可编程延迟电路能够实现输0、1×tA、2×tA、3×tA四种不同时间长度的延时; 每组可编程延迟子模块电路由第一级可编程延迟电路和第二级可编程延迟电路串联组成,通过编程所述译码配置电路,输出4位控制信号能够控制可编程延迟子模块电路输出延时为0~15倍tA长度的延迟时间。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人中国电子科技集团公司第五十八研究所,其通讯地址为:214000 江苏省无锡市滨湖区惠河路5号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。