复旦大学高跃获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉复旦大学申请的专利一种基于DVB-S2协议的LDPC编码器、发射端及测试平台获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN120185622B 。
龙图腾网通过国家知识产权局官网在2025-08-12发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202510670382.7,技术领域涉及:H03M13/11;该发明授权一种基于DVB-S2协议的LDPC编码器、发射端及测试平台是由高跃;陈哲;鲍凌众设计研发完成,并于2025-05-23向国家知识产权局提交的专利申请。
本一种基于DVB-S2协议的LDPC编码器、发射端及测试平台在说明书摘要公布了:本发明公开了一种基于DVB‑S2协议的LDPC编码器、发射端及测试平台,LDPC编码器包括信息位矩阵多端口输入RAM,用于存储输入的信息位;校验矩阵多端口ROM,用于存储校验矩阵;累加和矩阵RAM,存储累加和矩阵计算模块产生的累加和矩阵;校验位矩阵RAM,用于存储校验位矩阵;校验矩阵计算模块,从校验矩阵多端口ROM中读取校验矩阵,该校验矩阵经过预处理被转换为循环移位矩阵;累加和矩阵计算模块,从信息位矩阵多端口输入RAM中读取信息位,执行循环右移和累加运算,计算得到累加和矩阵;校验位矩阵初始化模块,根据累加和矩阵计算模块的计算结果,计算出校验位矩阵初始化向量。
本发明授权一种基于DVB-S2协议的LDPC编码器、发射端及测试平台在权利要求书中公布了:1.一种基于DVB-S2协议的LDPC编码器,其特征在于,该编码器包括, 信息位矩阵多端口输入RAM,用于存储输入的信息位; 校验位矩阵多端口ROM,用于存储校验矩阵; 累加和矩阵RAM,存储累加和矩阵计算模块产生的累加和矩阵; 校验位矩阵RAM,用于存储校验位矩阵计算模块计算出的校验位矩阵; 校验矩阵计算模块,从校验位矩阵多端口ROM中读取校验矩阵,该校验矩阵经过矩阵行变换与ATSC校验矩阵矩阵替换预处理操作转换为循环移位矩阵; 累加和矩阵计算模块,从信息位矩阵多端口输入RAM中读取信息位向量,并与校验位矩阵ROM中读出的行向量进行累加和循环右移运算得到累加和矩阵; 校验位矩阵初始化模块,根据累加和矩阵计算模块的计算结果,将累加和矩阵逐行累加运算得到行向量,然后构造下三角矩阵进行相乘运算得到校验位矩阵初始化向量; 校验位矩阵计算模块,逐行读取累加和矩阵RAM中行向量,并与校验位矩阵初始化向量进行累加运算,得出校验位矩阵行向量,进行迭代计算得出校验位矩阵; 数据流控制模块,用于控制所述LDPC编码器的数据流,通过使能信号控制信息位和校验位的输出,生成LDPC编码输出。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人复旦大学,其通讯地址为:200433 上海市杨浦区邯郸路220号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。