电子科技大学甄少伟获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉电子科技大学申请的专利一种SAR ADC的控制电路获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN116170023B 。
龙图腾网通过国家知识产权局官网在2025-08-15发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202310174987.8,技术领域涉及:H03M1/38;该发明授权一种SAR ADC的控制电路是由甄少伟;王瑞;罗萍;张波设计研发完成,并于2023-02-27向国家知识产权局提交的专利申请。
本一种SAR ADC的控制电路在说明书摘要公布了:本发明属于集成电路领域与模数转换器领域,具体的说是逐次逼近型模数转换器SARADC的控制电路。本发明利用比较器输出比较结果的标志位,来在原固定重置时间的基础上提前进入电容阵列切换和前置放大器的建立。本发明在原来电容阵列切换的建立和前置放大器的建立时间为固定时间,即比较器的重置时间的基础上延长容阵列切换的建立和前置放大器的建立时间,建立了更准确的比较器输入值,节省了在原同步时序下达到同样参数所需的功耗。
本发明授权一种SAR ADC的控制电路在权利要求书中公布了:1.一种SARADC的控制电路,其特征在于,包括计数器电路、比较模块、锁存信号产生模块、数字信号存储模块和DAC控制信号控制模块; 所述计数器电路包括第一触发器、第二触发器、第三触发器、第四触发器和第十三触发器;所述比较模块包括前置放大器、latch比较器以及与非门;所述锁存信号产生模块包括第五触发器、第六触发器、第七触发器、第八触发器;所述数字信号存储模块包括第九触发器、第十触发器、第十一触发器、第十二触发器;所述DAC控制信号控制模块包括第一逻辑模块、第二逻辑模块、第三逻辑模块、第四逻辑模块和CDAC模块; 第一触发器的D端口接电源,CLK端口接外部CLK信号,Q端口接第二触发器的D端口和第五触发器的D端口;第二触发器的CLK端口接外部CLK信号,Q端口接第三触发器的D端口和第六触发器的D端口;第三触发器的CLK端口接外部CLK信号,Q端口接第四触发器的D端口和第七触发器的D端口;第四触发器的CLK端口接外部CLK信号,Q端口接第八触发器的D端口和第十三触发器的D端口; 第十三触发器的CLK端口接外部CLK信号,Q端口接所有触发器的RST端口; 第五触发器的Q端口接第九触发器的CLK端口,第六触发器的Q端口接第十触发器的CLK端口,第七触发器的Q端口接第十一触发器的CLK端口,第八触发器的Q端口接第十二触发器的CLK端口; 与非门的输入端口接latch比较器的输出端口,与非门的输出端口接第五触发器的CLK端口、第六触发器的CLK端口、第七触发器的CLK端口和第八触发器的CLK端口; latch比较器的输出端口接第九触发器的D端口、第十触发器的D端口、第十一触发器的D端口和第十二触发器的D端口; 第九触发器的Q端口接第一逻辑模块的输入端口,第十触发器的Q端口接第二逻辑模块的输入端口,第十一触发器的Q端口接第三逻辑模块的输入端口,第十二触发器的Q端口接第四逻辑模块的输入端口; 第一逻辑模块的输出端口、第二逻辑模块的输出端口、第三逻辑模块的输出端口和第四逻辑模块的输出端口接CDAC模块的输入端端口;第一逻辑模块、第二逻辑模块、第三逻辑模块和第四逻辑模块用于在不同的周期下产生CDAC执行逐次逼近功能的开关控制信号; 前置放大器的差分输出端口接latch比较器的差分输入端口,前置放大器的两个输入端口接CDAC模块的两个输出端口。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人电子科技大学,其通讯地址为:611731 四川省成都市高新西区西源大道2006号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。