Document
拖动滑块完成拼图
个人中心

预订订单
商城订单
发布专利 发布成果 人才入驻 发布商标 发布需求

请提出您的宝贵建议,有机会获取IP积分或其他奖励

投诉建议

在线咨询

联系我们

龙图腾公众号
首页 专利交易 IP管家助手 科技果 科技人才 积分商城 国际服务 商标交易 会员权益 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索
当前位置 : 首页 > 专利喜报 > 上海交通大学金晶获国家专利权

上海交通大学金晶获国家专利权

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

龙图腾网获悉上海交通大学申请的专利全可综合的时间域模拟数字转换器获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN116094524B

龙图腾网通过国家知识产权局官网在2025-10-10发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202310136235.2,技术领域涉及:H03M1/50;该发明授权全可综合的时间域模拟数字转换器是由金晶;黄裕炜;过悦康设计研发完成,并于2023-02-20向国家知识产权局提交的专利申请。

全可综合的时间域模拟数字转换器在说明书摘要公布了:一种全可综合的时间域模拟数字转换器,包括:依次连接的采样保持电路、电压时间转换电路和时间数字转换电路,其中:采样保持电路将连续时间的电压信号转换为离散时间的电压信号并输出至电压时间转换器;电压时间转换器通过对电容单元进行充电并缓冲生成START信号和STOP信号并输出至时间数字转换器;时间数字转换器根据START信号和STOP信号输出数字信号,实现模拟电压信号转换为数字信号。本发明通过基本的数字逻辑单元搭建全可综合的采样保持电路,电压时间转换电路和时间数字转换电路并组成ADC,使用HDLs语言对ADC进行完整的描述,利用数字电路设计工具方便地完成仿真、综合、布局布线等设计流程,从而简化ADC的设计。

本发明授权全可综合的时间域模拟数字转换器在权利要求书中公布了:1.一种全可综合的时间域模拟数字转换器,其特征在于,包括:依次连接的采样保持电路、电压时间转换电路和时间数字转换电路,其中:采样保持电路将连续时间的电压信号转换为离散时间的电压信号并输出至电压时间转换器;电压时间转换器通过对电容单元进行充电并缓冲生成START信号和STOP信号并输出至时间数字转换器;时间数字转换器根据START信号和STOP信号输出数字信号,实现模拟电压信号转换为数字信号; 所述的采样保持电路由两个相同的采样保持子电路组成,每个采样保持子电路均包括:采样电容单元、收缩电容单元、第一传输门以及第二传输门,其中:第一传输门的两端分别与输入信号和采样电容单元连接,第二传输门的两端分别与采样电容单元和收缩电容单元连接; 所述的电压时间转换电路包括:钟控比较器、两个反相器阵列、两个或非门、两个缓冲器、一个与门以及一个或门,其中:钟控比较器比较采样保持电路输出的离散时间的电压信号并输出比较结果,即符号信号至时间数字转换器,第一和第二反相器阵列的输出端分别与对应的或非门的一个输入端相连,其另一个输入端接收反相时钟信号,两个或非门和的输出端以及对应的采样保持电路的输出端对应与第一和第二缓冲器相连,两个缓冲器的输出的逻辑或结果作为START信号,逻辑与结果作为STOP信号; 所述的时间数字转换器采用游标式延时链结构,包括:两条并行设置且由缓冲器串联组成的延时链、设置于两条延时链之间的多级钟控比较器和编码器,其中:第一延时链和第二延时链分别接收START信号和STOP信号,钟控比较器分别对两条延时链中每个对应位置的上升沿信号的快慢进行比较并输出温度码,其正相输入端与第一延迟链的结点连接,反相输入端与第二延迟链的结点连接,编码器根据来自电压时间转换器的符号信号,将温度码转换为二进制数字信号。

如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人上海交通大学,其通讯地址为:200240 上海市闵行区东川路800号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。

以上内容由龙图腾AI智能生成。

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。