睿思芯科(成都)科技有限公司赵鹏获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉睿思芯科(成都)科技有限公司申请的专利内存序验证及加速方法、系统、计算机设备及存储介质获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN120523671B 。
龙图腾网通过国家知识产权局官网在2025-10-24发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202511014655.9,技术领域涉及:G06F11/263;该发明授权内存序验证及加速方法、系统、计算机设备及存储介质是由赵鹏;李勇军设计研发完成,并于2025-07-23向国家知识产权局提交的专利申请。
本内存序验证及加速方法、系统、计算机设备及存储介质在说明书摘要公布了:本发明涉及一种内存序验证及加速方法、系统、计算机设备及存储介质,本发明的方法通过对RISC‑V处理器核及片上系统适当精简,减小硬件仿真规模,并通过验证用例转化为访存接口上的信号请求序列的方式缩短了验证用例的仿真时间,同时,根据FPGA平台对验证平台顶层进行编译和测试,能够最大化FPGA硬件加速的效果,使得验证效率得到提高。
本发明授权内存序验证及加速方法、系统、计算机设备及存储介质在权利要求书中公布了:1.一种内存序验证及加速方法,其特征在于,包括以下步骤: S101、对待进行内存序验证的处理器核按照系统功能进行简化,得到内存核心模块,将所述内存核心模块与片上网络连接,得到待验证模块,其中,所述内存核心模块具有访存接口,所述内存核心模块至少包括所述处理器核的内存单元和LSU访存单元; S102、将预设存序验证组件与所述待验证模块的所述访存接口连接,将预设监控组件与所述片上网络连接,得到验证平台顶层,所述预设存序验证组件用于向所述访存接口发送包含预设存序验证用例的信号请求序列,所述预设监控组件用于监控所述片上网络的内存通道; S103、基于FPGA平台对所述验证平台顶层进行编译,将其转换为可运行的FPGA比特流文件,同时,根据内存序规范推导生成与所述待验证模块对应的内存序预期验证结果; S104、将所述FPGA比特流文件烧录进所述FPGA平台运行,并进行内存序验证测试,通过所述FPGA平台输出与所述FPGA比特流文件对应的测试波形,将所述测试波形与所述内存序预期验证结果进行比对,得到处理器核内存序验证结果。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人睿思芯科(成都)科技有限公司,其通讯地址为:610000 四川省成都市中国(四川)自由贸易试验区成都高新区蜀锦路88号1栋2单元11楼01号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
以上内容由龙图腾AI智能生成。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。

皖公网安备 34010402703815号
请提出您的宝贵建议,有机会获取IP积分或其他奖励