北京航空航天大学合肥创新研究院潘彪获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉北京航空航天大学合肥创新研究院申请的专利一种基于动态逻辑计算的数字存算一体芯片获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN119861895B 。
龙图腾网通过国家知识产权局官网在2025-10-31发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202411926660.2,技术领域涉及:G06F7/501;该发明授权一种基于动态逻辑计算的数字存算一体芯片是由潘彪;谭乐豪;易文特;张悦设计研发完成,并于2024-12-25向国家知识产权局提交的专利申请。
本一种基于动态逻辑计算的数字存算一体芯片在说明书摘要公布了:本申请公开一种基于动态逻辑计算的数字存算一体芯片,由乘法器电路和或半加器电路和或第一全加器电路和或第二全加器电路组成,包括:一级电路和二级电路,包括上拉网络和或下拉网络,用于实现基本逻辑计算;一级电路通过一级时钟信号启动;二级电路通过二级时钟信号启动;充电晶体管和放电晶体管;根据一级时钟信号或二级时钟信号开断,用于实现上拉网络或下拉网络的计算控制并将一级电路的计算结果输出到二级电路进行逻辑计算。本申请设计的乘加单元使用的晶体管数目大幅度减少,在延时和功耗等主要指标上都有所提升,解决了数字存算一体芯片面向AI大模型搭载过程中能耗和面积占用过大的问题。
本发明授权一种基于动态逻辑计算的数字存算一体芯片在权利要求书中公布了:1.一种基于动态逻辑计算的数字存算一体芯片,其特征在于,数字存算一体芯片由第一全加器电路组成,包括: 一级电路和二级电路,包括上拉网络和或下拉网络,用于实现基本逻辑计算;一级电路通过一级时钟信号启动;二级电路通过二级时钟信号启动; 充电晶体管和放电晶体管;根据一级时钟信号或二级时钟信号开断,用于实现上拉网络或下拉网络的计算控制并将一级电路的计算结果输出到二级电路进行逻辑计算; 第一全加器电路的一级电路,包括:第一NMOS管,第一逻辑与下拉网络,第一逻辑或下拉网络,第一充电PMOS管,第二充电PMOS管,第一放电NMOS管;二级电路包括:第二NMOS管,第二逻辑与下拉网络,第二逻辑或下拉网络,第三充电PMOS管,第四充电PMOS管,第二放电NMOS管; 第一充电PMOS管的源极接电源电压,栅极接一级时钟信号,漏极接入第一NOMS管的漏极,第一NOMS管的栅极接入Ci信号,第一NOMS管的源极连接第一放电NMOS管的漏极,第一放电NMOS管的栅极接一级时钟信号,第一放电NMOS管的源极接地; 第二充电PMOS管的源极接电源电压,栅极接一级时钟信号,漏极分别接入第一逻辑或下拉网络的输入端、第一逻辑与下拉网络的输入端和第二NMOS管的栅极,第一逻辑或下拉网络的输出端分别连接第一充电PMOS管的漏极和第一NOMS管的漏极;第一逻辑与下拉网络的输出端分别连接第一放电NMOS管的漏极和第二放电NMOS管的源极; 第三充电PMOS管的源极接电源电压,栅极接二级时钟信号,漏极分别接第二逻辑或下拉网络输入端和第二逻辑与下拉网络的输入端;第二逻辑或下拉网络的输出端分别连接第二NMOS管的漏极和第四充电PMOS管的漏极;第四充电PMOS管的栅极接二级时钟信号,源极接电源电压; 第二逻辑与下拉网络的输出端和第二NMOS管的源极分别连接第二放电NMOS管的漏极,第二放电NMOS管的栅极接二级时钟信号。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人北京航空航天大学合肥创新研究院,其通讯地址为:230013 安徽省合肥市新站高新区魏武路999号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
以上内容由龙图腾AI智能生成。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。

皖公网安备 34010402703815号
请提出您的宝贵建议,有机会获取IP积分或其他奖励