广州创龙电子科技有限公司陈昱获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉广州创龙电子科技有限公司申请的专利一种基于RK3576ARM与FPGA间DSMC通信接口实现方法及系统获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN120407492B 。
龙图腾网通过国家知识产权局官网在2025-10-31发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202510908667.X,技术领域涉及:G06F15/163;该发明授权一种基于RK3576ARM与FPGA间DSMC通信接口实现方法及系统是由陈昱;梁权荣;曹琳峰;周伯齐设计研发完成,并于2025-07-02向国家知识产权局提交的专利申请。
本一种基于RK3576ARM与FPGA间DSMC通信接口实现方法及系统在说明书摘要公布了:本发明涉及一种基于RK3576ARM与FPGA间DSMC通信接口的实现方法及系统。该系统通过ARM端启动DMA传输并指定数据读取位置,FPGA端初始化输入端口和双向数据总线。ARM端发送读地址,FPGA端进行时钟转换、片选信号处理及时钟计数,检测读操作标志并切换总线为输出模式,DRAM模块读取数据返回给FPGA端,ARM端通过DMA接收数据。FPGA端动态识别传输数据长度并确保时钟同步,完成数据传输。本发明解决了DSMC总线协议开销大、传输带宽低的问题,通过优化时钟管理和数据传输流程,显著提升了总线带宽利用率,降低了传输延迟,并增强了系统的灵活性与数据传输效率,适用于高速数据传输场景。
本发明授权一种基于RK3576ARM与FPGA间DSMC通信接口实现方法及系统在权利要求书中公布了:1.一种基于RK3576ARM与FPGA间DSMC通信接口的实现方法,其特征在于,包括以下步骤: ARM端通过DMA突发传输特性发送地址和对应的多个数据; DSMC总线控制模块响应传输请求,控制DSMC片选信号拉低以开始传输,产生DSMC差分时钟信号,并对DMA传输的数据重新编码后,以突发模式通过ARM输入输出端口模块发送至FPGA输入输出端口模块; FPGA端方向控制信号生成模块检测读或写操作标志,生成方向控制信号以指示总线方向; 动态总线方向切换模块根据方向控制信号,将双向数据总线DSMC_DQ和DSMC_DQ1设置为输入或输出模式; 在输入模式下,采样到的数据经数据双边沿解码模块后传递到内部信号中;在输出模式下,准备好的数据经数据双边沿编码模块后传递到输入输出端口中; 所述方法进一步包括以下步骤: FPGA端的数据时钟转换模块将DSMC差分时钟转换为单端时钟,作为内部主时钟,用于数据编码和信号处理; FPGA端的片选信号反向模块将DSMC片选信号取反生成cs_n信号,标识数据传输状态; FPGA端的时钟计数器模块,记录有效时钟周期,控制数据接收时序; 所述方法进一步包括以下步骤: ARM端通过DMA接收返回数据,以完成数据读取操作;FPGA端的数据长度识别模块监测DMA传输完成状态并动态识别传输数据长度,以适配不同长度的数据传输需求;其包括如下子步骤: 子步骤31:ARM端通过DMA突发长度特性,发送地址和对应的多个数据; 子步骤32:检测DMA传输的完成状态,当传输完成后,触发中断,进入DMA传输完成中断服务函数; 子步骤33:当DMA传输完成后,ARM端拉高DSMC片选信号,结束本次通信; 子步骤34:当DMA传输完成后,ARM端发送事件信号至devinputeventX节点,通知ARM上层应用传输完成; 子步骤35:FPGA端的数据长度识别模块通过DSMC片选信号的变化,动态识别本次传输的数据长度; 子步骤36:数据长度识别模块持续监测DSMC片选信号DSMC_CS的状态; 子步骤37:数据长度识别模块根据时钟计数模块的状态,更新数据长度值。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人广州创龙电子科技有限公司,其通讯地址为:510000 广东省广州市黄埔区神舟路18号4栋(自编号D)901、902、903、904、905、906房;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
以上内容由龙图腾AI智能生成。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。

皖公网安备 34010402703815号
请提出您的宝贵建议,有机会获取IP积分或其他奖励