Document
拖动滑块完成拼图
个人中心

预订订单
商城订单
发布专利 发布成果 人才入驻 发布商标 发布需求

请提出您的宝贵建议,有机会获取IP积分或其他奖励

投诉建议

在线咨询

联系我们

龙图腾公众号
首页 专利交易 IP管家助手 科技果 科技人才 积分商城 国际服务 商标交易 会员权益 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索
当前位置 : 首页 > 专利喜报 > 南京邮电大学胡善文获国家专利权

南京邮电大学胡善文获国家专利权

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

龙图腾网获悉南京邮电大学申请的专利一种反相电路以及TTL电路获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN118764021B

龙图腾网通过国家知识产权局官网在2025-11-04发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202411241507.6,技术领域涉及:H03K19/00;该发明授权一种反相电路以及TTL电路是由胡善文;周长荣;郭思情;谷燕;王子轩;蔡志匡设计研发完成,并于2024-09-05向国家知识产权局提交的专利申请。

一种反相电路以及TTL电路在说明书摘要公布了:本发明公开了一种反相电路以及TTL电路,包括晶体管一、晶体管二、晶体管三和电阻一,晶体管一、晶体管二、晶体管三均采用增强型伪高电子迁移率晶体管;晶体管一的栅极接晶体管三的栅极,并作为反相电路的输入端,晶体管一的源极接电源电压VEE,晶体管一的漏极分别接电阻一的一端、晶体管二的栅极,电阻一的另一端和晶体管二的漏极接地,晶体管二的源极和晶体管三的漏极相接,并作为反相电路的输出端,晶体管三的源极接电源电压。优点:大大提高电路的可靠性,整形波形,使输出电压更加接近0V和‑5V,提高驱动负载能力;减少成本,降低系统复杂度,同时该驱动电路功耗较低,提供良好的驱动能力。

本发明授权一种反相电路以及TTL电路在权利要求书中公布了:1.一种TTL电路,其特征在于,包括电平位移电路单元、反相逻辑输出电路单元和同相逻辑输出电路单元; 所述电平位移电路单元将输入电压转换为目标电压分别传输给反相逻辑输出电路单元和同相逻辑输出电路单元; 所述反相逻辑输出电路单元包括反相电路,反相逻辑输出电路单元中的反相电路的输入端接入所述目标电压,反相逻辑输出电路单元中的反相电路的输出端作为TTL电路的第一输出端; 所述同相逻辑输出电路单元包括两个串联的反相电路,同相逻辑输出电路单元中的第一个反相电路的输入端接入所述目标电压,同相逻辑输出电路单元中的第二个反相电路的输出端作为TTL电路的第二输出端; 所述第一输出端和所述第二输出端输出的信号构成互补的负压逻辑信号; 所述电平位移电路单元具体包括:第一二极管D1、第二二极管D2、第三二极管D3、第四二极管D4、第五二极管D5、第六二极管D6和第一电阻R1; 第一二极管D1,第二二极管D2、第三二极管D3、第四二极管D4、第五二极管D5、第六二极管D6依次串联,第一二极管D1的正极接输入电压,第六二极管D6的负极接反相逻辑输出电路单元的输入端、同相逻辑输出电路单元的输入端和第一电阻R1的一端,第一电阻R1的另一端接电源电压VEE; 所述反相逻辑输出电路单元具体包括:第七二极管D7、第二电阻R2、第三电阻R3、第四电阻R4、第一晶体管M1、第二晶体管M2和第三晶体管M3; 第二电阻R2的一端接第六二极管D6的负极,第二电阻R2的另一端分别接第一晶体管M1的栅极、第七二极管D7的正极和第三晶体管M3的栅极,第一晶体管M1的源极分别接电源电压VEE和第四电阻R4的一端,第一晶体管M1的漏极分别接第三电阻R3的一端和第二晶体管M2的栅极,第四电阻R4的另一端接第七二极管D7的负极,第三电阻R3的另一端和第二晶体管M2的漏极共同接地,第二晶体管M2的源极和第三晶体管M3的漏极相接,并作为反相电路的输出端,第三晶体管M3的源极接电源电压VEE; 所述同相逻辑输出电路单元具体包括:第八二极管D8、第九二极管D9、第二电阻R2、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9、第四晶体管M4、第五晶体管M5、第六晶体管M6、第七晶体管M7、第八晶体管M8和第九晶体管M9; 第二电阻R2的一端接第六二极管D6的负极,第二电阻R2的另一端分别接第四晶体管M4的栅极、第八二极管D8的正极和第六晶体管M6的栅极,第四晶体管M4的源极分别接电源电压VEE和第六电阻R6的一端,第四晶体管M4的漏极分别接第五电阻R5的一端和第五晶体管M5的栅极,第六电阻R6的另一端接第八二极管D8的负极,第五电阻R5的另一端和第五晶体管M5的漏极共同接地,第五晶体管M5的源极分别接第六晶体管M6的漏极相接和第七电阻R7的一端,第六晶体管M6的源极接电源电压VEE; 第七电阻R7的另一端分别接第七晶体管M7的栅极、第九二极管D9的正极和第九晶体管M9的栅极,第七晶体管M7的源极分别接电源电压VEE和第九电阻R9的一端,第七晶体管M7的漏极分别接第八电阻R8的一端和第八晶体管M8的栅极,第九电阻R9的另一端接第九二极管D9的负极,第八电阻R8的另一端和第八晶体管M8的漏极共同接地,第八晶体管M8的源极和第九晶体管M9的漏极相接作为同相逻辑输出电路单元的输出端,第九晶体管M9的源极接电源电压VEE; 所述输入电压Vin为5V0V,所述电源电压VEE为-5V,第一输出端输出的负压逻辑信号为-5V0V,第二输出端输出的负压逻辑信号为0V-5V。

如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人南京邮电大学,其通讯地址为:210003 江苏省南京市鼓楼区新模范马路66号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。

以上内容由龙图腾AI智能生成。

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。