厦门智多晶科技有限公司葛志斌获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉厦门智多晶科技有限公司申请的专利一种基于SRAM阵列的掉电复位电路获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN119496492B 。
龙图腾网通过国家知识产权局官网在2025-11-18发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202411560704.4,技术领域涉及:H03K17/22;该发明授权一种基于SRAM阵列的掉电复位电路是由葛志斌;贾弘翊;韦嶔;张红荣设计研发完成,并于2024-11-04向国家知识产权局提交的专利申请。
本一种基于SRAM阵列的掉电复位电路在说明书摘要公布了:本发明公开了一种基于SRAM阵列的掉电复位电路,包括:启动控制电路,根据电源电压生成启动信号;启动电路,根据启动信号使电流基准电路稳定工作以摆脱简并点;电流基准电路,在启动电路的影响下,根据电源电压生成SRAM的负载电流;电流镜,将负载电流复制到SRAM阵列中的每个SRAM;SRAM阵列,每个SRAM分别对负载电流和自身锁存器的锁存电流进行比较,输出各自的比较结果;输出逻辑电路,根据所有的比较结果输出控制信号,以控制FPGA芯片是否复位。通过引入启动控制电路和启动电路,以摆脱简并点;采用负载电流与SRAM锁存电流的比较来改变SRAM输出值,省略了基准电压和电阻串,从而减少电路面积并降低功耗。
本发明授权一种基于SRAM阵列的掉电复位电路在权利要求书中公布了:1.一种基于SRAM阵列的掉电复位电路,其特征在于,包括: 启动控制电路、启动电路、电流基准电路、电流镜、SRAM阵列和输出逻辑电路;所述SRAM阵列包括多个SRAM;其中, 所述启动控制电路用于,根据电源电压VCC生成启动信号startup; 所述启动电路用于,根据所述启动信号startup使所述电流基准电路稳定工作以摆脱简并点;所述启动电路,包括: MOS管M4、MOS管M5、MOS管M6、MOS管M7和MOS管M8;其中, 所述MOS管M4的源极接入电源电压VCC,栅极接入启动信号startup,漏极与所述MOS管M5的源极连接; 所述MOS管M5的栅极与自身的漏极连接,漏极与所述MOS管M7的漏极连接; 所述MOS管M6的源极接地,栅极与所述MOS管M7的栅极连接,漏极作为所述启动电路的输出端; 所述MOS管M7的源极与所述MOS管M8的源极连接,栅极与自身的漏极连接; 所述MOS管M8的源极与所述MOS管M6的源极连接,栅极接入所述启动信号startup,漏极与所述MOS管M7的栅极连接; 所述电流基准电路用于,在所述启动电路的影响下,根据电源电压VCC生成SRAM的负载电流; 所述电流镜用于,将所述负载电流复制到所述SRAM阵列中的每个SRAM;所述电流镜,包括: MOS管M11、MOS管M12、MOS管M13、MOS管M14、MOS管M15、MOS管M16、MOS管M17和MOS管M18;其中, 所述MOS管M11的源极接入电源电压VCC,栅极与所述MOS管M13的栅极连接,漏极与所述MOS管M12的漏极连接; 所述MOS管M12的源极接地,栅极与所述电流基准电路的输出端连接,漏极与所述MOS管M11的栅极连接; 所述MOS管M13的源极与所述MOS管M11的源极连接,栅极与所述MOS管M11的漏极连接,漏极与所述SRAM阵列对应连接; 所述MOS管M14的源极与所述MOS管M12的源极连接,栅极与所述MOS管M12的栅极连接,漏极与所述SRAM阵列对应连接; 所述MOS管M15的源极与所述MOS管M13的源极连接,栅极与所述MOS管M13的栅极连接,漏极与所述SRAM阵列对应连接; 所述MOS管M16的源极与所述MOS管M14的源极连接,栅极与所述MOS管M14的栅极连接,漏极与所述SRAM阵列对应连接; 所述MOS管M17的源极与所述MOS管M15的源极连接,栅极与所述MOS管M15的栅极连接,漏极与所述SRAM阵列对应连接; 所述MOS管M18的源极与所述MOS管M16的源极连接,栅极与所述MOS管M16的栅极连接,漏极与所述SRAM阵列对应连接; 所述SRAM阵列用于,利用每个SRAM分别对负载电流和自身锁存器的锁存电流进行比较,输出各自的比较结果;所述SRAM阵列,包括: SRAM1、SRAM2和SRAM3;其中, 所述SRAM1的d端与所述MOS管M11的源极连接,dn端与所述MOS管M12的源极连接,qb端与所述MOS管M13的漏极连接,q端与所述MOS管M14的漏极连接; 所述SRAM2的d端与所述MOS管M13的源极连接,dn端与所述MOS管M14的源极连接,qb端与所述MOS管M15的漏极连接,q端与所述MOS管M16的漏极连接; 所述SRAM3的d端与所述MOS管M15的源极连接,dn端与所述MOS管M16的源极连接,qb端与所述MOS管M17的漏极连接,q端与所述MOS管M18的漏极连接; 所述输出逻辑电路用于,根据所有的比较结果输出复位信号por_n,以控制FPGA芯片是否复位。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人厦门智多晶科技有限公司,其通讯地址为:361001 福建省厦门市火炬高新区新科广场5号楼坂上社37-5号801单元;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
以上内容由龙图腾AI智能生成。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。

皖公网安备 34010402703815号
请提出您的宝贵建议,有机会获取IP积分或其他奖励