中国电力科学研究院有限公司;合肥工业大学周峰获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉中国电力科学研究院有限公司;合肥工业大学申请的专利一种基于FPGA控制的频率捷变方法获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN118655502B 。
龙图腾网通过国家知识产权局官网在2025-11-28发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202410587717.4,技术领域涉及:G01R33/032;该发明授权一种基于FPGA控制的频率捷变方法是由周峰;殷小东;胡浩亮;李小飞;刘冬梅;陈乐乐;方铖;聂琪;陈昱卓设计研发完成,并于2024-05-13向国家知识产权局提交的专利申请。
本一种基于FPGA控制的频率捷变方法在说明书摘要公布了:本发明公开了一种基于FPGA控制的频率捷变方法、模块及量子传感系统,将恒温晶振产生的时钟信号f_1输入PLL,将PLL基于输入参考信号倍频输出的高频时钟信号f_2输入DDS芯片的时钟输入端,通过FPGA基于频率控制指令FTW计算频率控制字M,并通过高速IO口将所述频率控制字M以二进制的形式写入DDS芯片n位相位累加器对应的寄存器;DDS芯片根据时钟信号f_2和频率控制字M输出微波频率调节信号f_3。利用FPGA灵活性和计算效率高的优势,将其作为频率源输出信号的控制核心,可以在ns级时间尺度内完成频率的跳变输出。此外,相比于成品微波源,结构较为简单的同时大大降低了硬件成本。
本发明授权一种基于FPGA控制的频率捷变方法在权利要求书中公布了:1.一种基于FPGA控制的频率捷变方法,其特征在于,包括下列步骤: S1、将恒温晶振产生的时钟信号f_1输入PLL16,作为PLL16的输入参考信号; S2、将PLL16所述输入参考信号倍频输出的高频时钟信号f_2输入DDS芯片的时钟输入端,作为DDS芯片的时钟参考信号; S3、通过FPGA基于磁场检测信号的控制指令FTW转化为频率控制字M,并通过高速IO口将所述频率控制字M以二进制的形式写入DDS芯片n位相位累加器对应的寄存器; S4、DDS芯片根据时钟信号f_2和频率控制字M输出微波频率调节信号f_3。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人中国电力科学研究院有限公司;合肥工业大学,其通讯地址为:100080 北京市海淀区清河小营东路15号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
以上内容由龙图腾AI智能生成。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。

皖公网安备 34010402703815号
请提出您的宝贵建议,有机会获取IP积分或其他奖励