厦门大学吕毅军获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉厦门大学申请的专利基于FPGA的时间编码压缩感知成像方法、装置及电子设备获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN121678564B 。
龙图腾网通过国家知识产权局官网在2026-04-14发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202610195918.9,技术领域涉及:G01N21/27;该发明授权基于FPGA的时间编码压缩感知成像方法、装置及电子设备是由吕毅军;何秋怡;江云峰;朱丽虹;陈国龙;陈忠设计研发完成,并于2026-02-11向国家知识产权局提交的专利申请。
本基于FPGA的时间编码压缩感知成像方法、装置及电子设备在说明书摘要公布了:本申请提供了一种基于FPGA的时间编码压缩感知成像方法、装置及电子设备,该方法应用于光电检测与计算成像技术领域,该方法包括:基于参考时钟校准FPGA延迟单元,构建延迟查找表并写入随机编码、推扫模式的时间编码序列。响应同步信号解析粗、细延迟抽头值,生成基准脉冲并同步至参考时钟,经精细延时生成延迟脉冲,生成三路对齐时序控制信号,从而协同控制激发选通与曝光信号。在曝光窗口内采集离散积分观测值,结合延迟查找表构建连续观测算子,以物理先验构造目标函数,对该目标函数进行迭代求解,获取高信噪比、瞬态响应曲线及物理参数。该方法能够解决传统高光谱成像技术中采样速度慢且依赖调制器件而缺乏软件灵活性的问题。
本发明授权基于FPGA的时间编码压缩感知成像方法、装置及电子设备在权利要求书中公布了:1.一种基于FPGA的时间编码压缩感知成像方法,其特征在于,该方法包括: 根据参考时钟校准FPGA中的延迟单元,获取所述延迟单元的抽头步进值并构建延迟查找表; 基于扫码策略生成时间编码序列,并将所述时间编码序列写入所述延迟查找表,所述扫码策略包括随机编码模式以及推扫模式; 响应于同步信号,基于所述延迟查找表读取当前索引下的延迟配置字,并解析为粗延迟抽头值和细延迟抽头值; 基于所述粗延迟抽头值生成基准脉冲,并将所述基准脉冲与所述细延迟抽头值同步至所述参考时钟,在所述参考时钟内,利用所述细延迟抽头值对所述基准脉冲进行精细延时,生成延迟脉冲; 基于所述延迟脉冲,生成三路对齐的时序控制信号,所述时序控制信号包括目标同步信号、非均匀梳状选通信号以及曝光窗口信号,所述目标同步信号用于触发脉冲激发源、所述非均匀梳状选通信号用于控制门控图像增强器选通窗口,所述曝光窗口信号用于控制相机曝光时间; 在所述曝光窗口信号的有效期内,利用所述非均匀梳状选通信号控制门控图像传感器,采集离散积分观测值; 基于多组不同时间编码序列采集到的离散积分观测值以及所述延迟查找表构建连续观测算子,基于所述观测算子以及正则化项生成目标函数,所述正则化项为基于指数衰减模型的物理先验; 基于即插即用交替方向乘子法对所述目标函数进行迭代求解,反演获得高信噪比、无网格限制的瞬态响应曲线及相关的物理参数,所述物理参数包括发光材料的荧光寿命以及载流子复合寿命; 所述基于所述观测算子以及正则化项生成目标函数,包括: 基于参数化指数函数构成先验约束重建信号; 基于所述先验约束重建信号以及所述观测算子、观测时刻、观测像素值以及正则化项生成目标函数,所述目标函数的公式为,其中,为观测算子,为待重构的瞬态信号序列,为压缩采样后的测量值向量,为正则化参数,为引入物理先验的正则化项。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人厦门大学,其通讯地址为:361000 福建省厦门市思明区思明南路422号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
以上内容由龙图腾AI智能生成。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。

皖公网安备 34010402703815号
请提出您的宝贵建议,有机会获取IP积分或其他奖励