Document
拖动滑块完成拼图
首页 专利交易 IP管家助手 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索
信息存储应用技术
  • 本申请实施例提供了一种编译方法、编译电路、模式寄存器和存储器,该编译方法包括:接收待编译信号和工作频率信号;对待编译信号进行编译处理,得到编译结果信号;在待编译信号为预留码的情况下,基于工作频率信号对编译结果信号进行兼容选择处理,确定第一编...
  • 提供了写入时钟偏置生成器和包括其的存储器装置,所述写入时钟偏置生成器用于将写入时钟偏置提供给第一缓冲器。所述写入时钟偏置生成器包括:电压调节器,接收参考电压并输出反馈电压;电阻器串,连接在第一节点与第二节点之间,反馈电压从第一节点被输出;复...
  • 本发明公开了一种热辅助磁头,其包括滑块以及设于滑块的光源单元,通过提供中转焊盘,且滑块的第一光源焊盘与滑块的第二光源焊盘并排设置于同一直线上,中转焊盘不在该直线上,并使光源单元的第一极与第一光源焊盘电气连接,光源单元的第二极与第二光源焊盘分...
  • 本公开是关于一种锤击保护地址确定电路、锤击保护地址确定方法、锤击保护电路、锤击保护方法及电子设备,涉及集成电路技术领域。该锤击保护地址确定电路包括:第一锤击监测模块,设置于多个阵列的外部,用于在监测到锤击保护指令的情况下,触发外部锤击保护使...
  • 本申请实施例提供一种I/O驱动器、电子设备,涉及半导体技术领域,用于提高I/O驱动器的性能。I/O驱动器包括上拉电路、下拉电路以及输入/输出端。上拉电路耦接于电源电压端和输入/输出端之间,用于根据第一控制信号生成上拉电压。下拉电路耦接于参考...
  • 本发明提供一种存储单元和存储器件,存储单元包括依次堆叠的第一半导体结构、低阻硅合金化物和第二半导体结构;第一半导体结构和第二半导体结构相互交叉设置,且具有的多数载流子类型不同;低阻硅合金化物设置于第一半导体结构和第二半导体结构的交叉点处,分...
  • 本公开涉及存储器中的差分放大器偏移。本公开包含用于存储器中的差分放大器偏移的设备、方法及系统。实施例包含:存储器单元阵列;差分放大器,其具有第一输入及第二输入,其中所述第一输入可连接到目标电压;及电容器,其耦合到所述第二输入并经配置以存储所...
  • 本申请公开一种存储器装置、编程方法及存储器系统。该存储器装置包括存储单元阵列,其包括多个存储单元及与所述多个存储单元耦接的字线;及外围电路被配置为在对多个存储单元进行增量步进脉冲编程时对字线施加验证电压执行对多个数据态中的第一数据态的第一验...
  • 本申请提供了基于固态硬盘的数据存储可靠性测试方法和系统。该方法包括:对目标固态硬盘执行数据存储可靠性测试,并提取可靠性指标数据;根据可靠性指标数据进行处理,获得可靠性达标度系数;获取测试所处区域的环境特征数据,处理获得环境干扰系数;根据可靠...
  • 本发明公开了一种光源单元,其应用于热辅助磁头,热辅助磁头的滑块与光源单元之间设有焊接层和止动结构,在光源单元与滑块接合时,光源单元能随焊接层熔化而移动并被止动结构精确限位在预设位置,这样,光源单元的发射口与波导可以精确对准,从而提高了光源单...
  • 本发明的实施方式提供一种能提高处理能力的非易失性半导体存储装置及存储器系统。实施方式的存储器系统(1)包括第1非易失性半导体存储装置(10)与控制器(100)。第1非易失性半导体存储装置(10)包含:第1电路(60),连接于接收第2信号RE...
  • 本发明公开了一种超级电容器的水泥基电极制备方法,制备方法包括将石墨板、水泥、所述磁控碳纤维、所述磁控水凝胶、减水剂混合搅拌,得到水泥基浆体,将所述水泥基浆体倒入预埋导线的模具后,放置在数控线圈磁场发生系统中调控磁控碳纤维以及磁控水凝胶的排布...
  • 本发明公开一种图像处理算子验证方法、设备、介质及产品,该方法包括:对预设的测试配置文件进行解析,获得测试配置文件中待测图像处理算子的测试配置参数;基于测试配置参数,运行待测图像处理算子,获得待测输出结果;基于测试配置参数,获取待测输出结果所...
  • 本发明公开一种柔性自支撑正极片的制备方法,该方法首先将PAN和五氧化二钒溶解于DMF溶剂中形成纺丝液,随后通过静电纺丝工艺制备得到纳米纤维纺丝物。该纺丝物依次在空气气氛、惰性气体气氛和含氮气体气氛中进行多阶段热处理,最终制得柔性自支撑正极片...
  • 本发明公开了一种智能型、隐藏式的票卡充值回收模块,包括储存箱和设置在储存箱上的充值斗,所述充值斗的内部设置有充值底板,所述储存箱的一侧设置有旋转驱动组件,所述旋转驱动组件用于驱动充值底板转动,本发明涉及票卡回收技术领域。该智能型、隐藏式的票...
  • 一种多路复用器,包括多个输入/输出读出放大器和逻辑电路。每个输入/输出读出放大器被配置为放大并输出正常数据和元数据。逻辑电路连接到多个输入/输出读出放大器的输出端子,并且被配置为通过逻辑运算输出元数据。
  • 本发明涉及CAM单元检查模块及其检查方法,所述CAM单元检查模块用于对NAND存储器中的CAM单元进行检查,包括:读取电平设定部,该读取电平设定部基于预先存储的CAM单元读取电平表来设定CAM单元读取电平;特殊读取命令执行部,该特殊读取命令...
  • 本发明提供一种能够削减感测次数的半导体存储装置。本发明的一实施方式的半导体存储装置具备存储单元、连接于存储单元的字线(WLsel)、能够连接于存储单元的位线、及感测放大器,该感测放大器包含第1节点(SEN),能够连接于位线,感测将充电到第1...
  • 本发明涉及一种构件拼装方法及系统,所述构件拼装方法包括以下步骤:调整线激光的光斑延伸方向与设计拼装方向一致;在待拼装构件上设置第二标识点,所述第二标识点为正三棱形的凹槽;调整所述待拼装构件在水平方向上的位置,令线激光光斑经过所述第二标识点;...
  • 本发明属于内存测试技术领域,具体涉及一种用于批量内存条独立控温测试的装置,包括测试主板,设置有多个相互并列的内存条测试工位;内存条测试工位用于安装待测试的内存条;多个调温片呈扁条状,并与多个内存条测试工位交替排列;在调温片的相对两侧具有调温...
技术分类