Document
拖动滑块完成拼图
首页 专利交易 IP管家助手 科技果 科技人才 积分商城 国际服务 商标交易 会员权益 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索
最新专利技术
  • 本申请适用于通信技术领域,提供了一种基于新I2C总线的独立ACK通道通信方法以及相关装置,实现分离目标数据与应答数据,突破了传统的I2C总线的数据传输瓶颈,实现基于新I2C总线的数据高吞吐量传输。本申请方法主要应用于第一设备与第二设备之间的...
  • 本申请公开了一种多路服务器、系统功耗监控方法、设备以及存储介质,涉及服务器领域,包括至少两个单路主板、转接模块以及多个电源单元;其中,转接模块中包括垂直电源板和至少两个水平转接板,以及垂直电源板上设有多个电源单元接口和至少两个转接连接器,水...
  • 本发明提供了一种总线通信系统、信号聚合方法及服务器,涉及计算机技术领域。本发明可以在基板中设置通道聚合模块,该通道聚合模块通过第一端口与总线交换器连接、通过第二端口与加速设备连接,第一端口中的第一通道的通道数量小于第二端口中的第二通道的通道...
  • 本发明提供一种信号线复用的电子产品及其信号线复用方法,其中的电子产品包括产品接口、微处理器以及用于连接所述产品接口和所述电子产品的内部功能模块的第一通道切换模块;其中,产品接口为电子产品与外围设备进行通信连接的唯一接口;所述第一通道切换模块...
  • 提供了一个主机设备并与电子设备连接。该主机设备包括一个I/O端口、一个控制器和一个ADC。该I/O端口包括第一和第二I/O引脚。该第一和第二I/O引脚连接到该电子设备。该控制器配置为使用配置参数集驱动该电子设备。该ADC连接到该第一I/O引...
  • 本发明提供一种总线互联系统、信号处理方法、服务器,涉及计算机技术领域。在本总线互联系统中,在确保处理器与外设设备间、各外设设备间形成互联拓扑,确保处理器与外设设备之间、各外设设备之间均可建立通信连接的前提下,可使用通道聚合模块对总线交换器的...
  • 本发明涉及电力系统自动化技术领域,提供一种嵌入式软总线数据共享方法和系统,方法包括:配置数据驱动模块,封装硬件资源,构建抽象访问机制,驱动外部保护控制设备的数据;配置数据管理模块,与所述数据驱动模块交互数据,根据外部保护控制设备的数据类型及...
  • 本申请公开了一种基于CPLD实现的PCIE拆分控制电路和系统,解决现有技术扩展性与灵活性不足,以及高度依赖BMC的问题。本申请通过CPLD的内部集成有LPC协议解析模块;CPLD与每个PCIE转接板通过对应的GPIO接口分别连接,用于获取每...
  • 本申请提供了一种AXI总线的数据处理方法、AXI总线维测单元及系统,其中,该方法包括:在监控到发送方设备向接收方设备发送的目标信号交互指令到达AXI总线时,存储目标信号交互指令对应的控制信息,并启动目标时钟;实时监控控制信息所指示的各子操作...
  • 本申请提供一种传输结构、芯片、处理芯片及电子设备,涉及芯片技术领域。该传输结构包括:第一处理节点、第一总线和第二处理节点;该第一处理节点包括第一加速器,该第一加速器用于将第一数据转换为第二数据,并发送第二数据;第一数据和第二数据相同,第一数...
  • 本发明公开了一种高可靠机载总线通信装置及方法,所述总线通信装置内部采用ARM处理器和FPGA处理器的异构计算架构,ARM处理器和FPGA处理器之间采用并行EMIF和差分串行PCIe双通信,ARM处理器根据不同设备的ID号进行分类,并发送给F...
  • 一种异构算力混训方法及系统,方法包括:将模型计算图转换为与硬件无关的通用指令,封装异构芯片GPU、CPU、MLU的硬件差异,并根据算子特性自动分配任务至最优硬件;通过PCI e P2P直连技术实现MLU与GPU直接通信,结合梯度压缩与异步通...
  • 本申请公开了一种神经网络处理器、片上系统和神经网络模型的处理方法,涉及人工智能领域。该神经网络处理器包括公共子核和M个第一独立子核;M个第一独立子核与公共子核电连接;M个独立子核用于分别与存储器中的M个第一内存库一一电连接,公共子核用于与存...
  • 本公开涉及用于存储器内计算处理系统的加扰虚设列存储器架构。电路存储器包括子阵列,所述子阵列具有布置成行-列矩阵的存储器单元(存储用于存储器内计算操作的权重数据),其中每个行包括字线且每个子阵列的列包括本地位线。对于存储器内计算操作的执行,控...
  • 一种基于FPGA的免握手高可靠性高速通信自训练方法,包括:初始化数据延时值;在保持串行时钟不变的情况下,FPGA将串行数据的延时值增加一个时间单位,在增加延时值后对串行数据进行移位,在移位后的串行数据中查找LVDS通讯中同步字段,将是否能够...
  • 本发明提供一种人工智能芯片及其数据传输方法。人工智能芯片包括L2缓存、数据装配器以及计算核。数据装配器耦接于计算核以及L2缓存之间。计算核发出多个数据请求。一般而言,多个数据请求的目标数据元素的地址为离散,且每次数据请求的数据量小于一个缓存...
  • 本发明涉及一种大规模FPGA互连晶上系统的配置实现方法及系统,系统包含32个数据互连FPGA芯粒和1个控制FPGA芯粒;控制FPGA通过32组独立Slave Serial接口连接数据FPGA实现并行配置,通过32组UART接口进行状态监控;...
  • 本发明公开一种比特级动态稀疏的存内计算架构,涉及存内计算技术,针对现有技术中电路活动性低等问题提出本方案。由软件层和硬件层两部分构成;软件层部署在服务器端,用于对神经网络模型进行权重量化、剪枝与映射优化;硬件层部署于边缘端,用于存算一体计算...
  • 本发明提供一种人工智能芯片及其操作方法。AI芯片包括AI核、流控制电路、仲裁器以及高速缓存。仲裁器耦接于AI核与高速缓存之间。流控制电路耦接于AI核与仲裁器之间。流控制电路统计从高速缓存通过仲裁器至AI核的第一反馈数据路径中反馈数据的反压情...
  • 本发明公开了基于多源数据融合的电网设备模型数据处理方法,本发明涉及数据处理技术领域,解决了分布式存储节点性能参差不齐,数据存储缺乏科学规划,导致数据存储效率低、资源浪费严重的技术问题,本发明通过综合考虑分布式存储节点的性能指标和可用存储容量...
技术分类