Document
拖动滑块完成拼图
专利交易 积分商城 国际服务 IP管家助手 科技果 科技人才 商标交易 会员权益 需求市场 关于龙图腾 更多
 /  免费注册
到顶部 到底部
清空 搜索
最新专利技术
  • 本发明涉及数据存储技术领域,公开了一种固态硬盘锁温功能的综合性能与可靠性测试系统,该系统包括:所述硬件部分包括恒温恒湿箱与设置在恒温恒湿箱内的待测固态硬盘、主机电脑、功率计以及温湿度记录仪;所述软件部分包括自动化测试主控程序、负载生成工具、...
  • 本说明书提供一种测试eeprom的读写功能的方法、eeprom、电子设备和存储介质,所述eeprom电可擦除可编程只读存储器被划分为业务区域和预留区域,所述预留区域包括计数子区域和测试子区域,所述方法包括:读取所述测试子区域中的所有地址中存...
  • 本公开涉及存储器系统中使用组合电路进行的错误控制。在一些实施方案中,一种存储器系统可以从主机系统获得读取数据的命令。所述存储器系统可以检索与所述数据相关联的码字。所述存储器系统可以基于所述码字来生成校正子。所述存储器系统可以基于所述校正子并...
  • 本申请涉及固态硬盘测试技术领域,公开了一种闪存颗粒筛选方法、装置、设备及可读存储介质,本申请的闪存颗粒筛选方法,对目标闪存颗粒执行特性分析,以获取针对目标闪存颗粒的测试参数;根据测试参数,将目标闪存颗粒中待测闪存块划分为多个测试子集;按照预...
  • 本发明公开了一种固态硬盘读干扰测试方法,包括以下步骤:S1获取固态硬盘的配置信息,根据所述配置信息设置测试参数;S2向固态硬盘的全部可用空间写入测试数据;S3在所述固态硬盘中删除预设比例的测试数据;S4读干扰测试循环,包括:S41对S3阶段...
  • 本公开的各实施例涉及半导体存储器器件和存储器补救方法。提供了一种存储器补救电路,该存储器补救电路包括存储器内置自测试(MBIST)电路,该MBIST电路在市场中的测试结果的基础上生成补救代码;寄存器,该寄存器保持所生成的补救代码;以及路径,...
  • 本公开涉及具有使用冗余库的故障主库修复的存储器器件。在某些方面中,一种存储器器件包括存储器单元阵列、输入/输出(I/O)电路以及耦合到I/O电路的控制逻辑。存储器单元阵列包括N个主库和M个冗余库,其中,N和M中的每一个为正整数,并且N大于M...
  • 本申请公开了一种用于存储器电荷泵的补偿电路、电荷泵、电子设备,补偿电路包括补偿电容,第一端与所述电荷泵电路的输出端连接;控制单元,接收第一触发信号并产生第二触发信号和第三触发信号;第一上拉单元,与所述控制单元和所述补偿电容的第二端连接,根据...
  • 在某些方面中,存储装置包括存储单元阵列和外围电路。存储单元阵列包括存储单元。外围电路被配置为通过将第一编程电压施加于耦合到存储单元的子集的字线来至少对存储单元的子集进行编程,以及验证对存储单元的子集的编程以生成验证结果。存储单元的子集包括基...
  • 本公开涉及在存储器装置中使用分段源极板进行子块擦除。示例存储器装置包含存储器阵列和处理装置,所述处理装置以操作方式耦合到所述存储器阵列。所述处理装置被配置成:接收识别所述存储器阵列的块的子块的擦除命令;致使第一电压电平施加到与所述子块相关联...
  • 本发明的技术方案的第一个方面是公开了一种MCAM存储单元,其特征在于,由五个晶体管和一个多级单元阻变存储器组成。本发明的技术方案的第二个方面是公开了一种多比特内容寻址存储器,其特征在于,包括由上述的MCAM存储单元组成的MCAM存储阵列。本...
  • 本公开是关于一种阻变存储器写入电路及其操作方法。其中,阻变存储器写入电路包括:上拉晶体管M1、检测晶体管M2、下拉晶体管M3、偏置电流源I1、逻辑电路、阵列选通管和阻变存储器阵列,上拉晶体管M1的一端与写操作电压源连接,另一端通过阵列选通管...
  • 本公开提出了一种基于反相编码的数据写入方法及装置,涉及存储器技术领域,该方法包括:获取待写入数据并预处理,得到待写入原码及对应的待写入反码;获取阻变存储器中待写入位置当前存储的原始数据,原始数据、待写入原码和待写入反码的结构和长度一致,且均...
  • 本公开提供了一种半导体结构,其包括具有前侧和背侧的衬底;SRAM电路,其具有形成在衬底的前侧上的SRAM位单元,其中每个SRAM位单元包括交叉耦合在一起的两个反相器、耦合到两个反相器的两个写入传输门、耦合到两个反相器的读取下拉器件和耦合到读...
  • 本发明属于集成电路技术领域,特别涉及一种基于非易失存储单元的自加载存储单元和存储阵列。所述自加载存储单元包括SRAM单元结构和非易失存储结构;所述自加载存储阵列包括:N行N列的自加载存储单元和N个外围电路;同一行的自加载存储单元共享同一条字...
  • 本申请提出一种存储阵列驱动电路及其操作方法,其中,存储阵列驱动电路包括第一N型晶体管和第二N型晶体管,第一N型晶体管的栅极连接选中开启电压,漏极连接写入操作电压或读出操作电压,源极连接存储器的控制线和/或地址线;第二N型晶体管的栅极连接非选...
  • 本申请案涉及用于存储器装置中的感测操作的尾电流偏置。一种存储器装置包含存储器阵列,其具有形成于多条字线与多条位线的相应相交点处的多个存储器单元。所述存储器装置进一步包含耦合到所述存储器阵列的页缓冲电路,所述页缓冲电路包括用于测量从所述多条位...
  • 本公开涉及用于多芯片存储器装置的时钟传输电路系统。一种存储器装置包含第一存储器芯片,所述第一存储器芯片具有经配置以使用时钟来执行存储器操作的第一电路及经配置以传输所述时钟的第一传输器。所述存储器装置还包含:第一本地互连件,所述第一本地互连件...
  • 本发明公开了一种基于DDR5的动态随机存取存储器的刷新方法、装置、电子设备及存储介质,刷新方法包括:预先设置传输地址映射逻辑电路,将不同的bank group的相同bank相同page的传输需求集中整合到一次连续的传输任务中;DRAM刷新模...
  • 本申请涉及存储技术领域,尤其涉及一种动态可控频率刷新方法、装置、介质存储器及存储介质,通过获取当前存储器工作频率、介质刷新时间范围和地址空间范围,据此计算初始命令分发频率,依该频率周期性检查是否达命令发送时间点,到达时,判断刷新命令与读写命...
技术分类